Theoretische und technische Informatik - ganz praktisch
Herzlich willkommen auf der Question/Answer-Plattform zu Grundlagen der Informatik II. Wir wünschen Ihnen viel Spaß beim Lernen und Diskutieren!
Loggen Sie sich mit Ihrem KIT-Account (u...) ein, um loszulegen!
Beachten Sie auch diese Informationen zum Schnelleinstieg.
(Nicht-KIT-Studierende beachten bitte diese Informationen.)

Beliebteste Tags

verständnis alternativlösung klausur kellerautomat endlicher-automat grammatik regulärer-ausdruck pumpinglemma turingmaschine tipp zahlendarstellung cmos klausurrelevant bonusklausur komplexität schaltwerk binary-decision-diagram deterministisch assembler schaltnetz sprachen minimierung nichtdeterministisch huffman fehler-in-aufgabe chomsky-normalform anwesenheitsübung rechtslinear heimübung flip-flop cocke-younger-kasami-algorithmus kontextsensitive-grammatik kontextfreie-grammatik huffman-kodierung hauptklausur fehlererkennbarkeit vorlesungsfolien kontextfreie-sprache polynomialzeitreduktion faq gleitkommazahl fehlerkorrigierbarkeit rechtslineare-grammatik dateiorganisation cache darstellung-klausur nachklausur xwizard adressierungsarten lambda mealy konjunktive-normalform pipelining zustände saalübung leeres-wort endliche-automaten ohne-lösungen betriebssystem speicherorganisation moore monotone-grammatik 2-komplement fehler reguläre-sprache hammingzahl monoton lösungsweg pumping-lemma-für-kontextfreie-sprachen kodierung berechenbarkeit klausureinsicht disjunktive-normalform pumping-lemma info-ii bussysteme rechnerarchitektur abzählbarkeit komplexitätsklassen ableitungsbaum vorlesungsaufzeichnung round-robin minimierung-endlicher-automaten chomsky-klassen binärzahl entscheidbar programmiersprachen entscheidbarkeit aufzählbarkeit stern-symbol automaten nukit-fragen bewertung zugriffsarten von-neumann-rechner umformung adressierung mengen binär-subtrahieren organsiation

Kategorien

0 Pluspunkte 1 Minuspunkt
167 Aufrufe

Ich verstehe bei Schaltung leider nicht, wieso der nMOS in Reihe geschalten werden muss.

nMos leitet für 1 und a, b und c sind damit mit AND verknüpft. Aber damit würden doch alle 3 in Reihe geschalteten Transistoren leitenend sein, wenn gilt a = b = c =1 und somit würde Y 1 werden, was doch aber eigentlich nur der Fall sein darf, wenn mind. eine 0 enthalten ist?!

Ich bitte um Aufklärung.

 

in CMO-AA von uafjv uafjv Tutor(in) (168k Punkte)  

2 Antworten

0 Pluspunkte 0 Minuspunkte
Hallo,

Du hast recht, dass nMos leitet, sobald eine 1 anliegt. Jedoch hast du hier einen kleinen Denkfehler. Wenn a, b und c auf 1 geschalten sind, dann hast du eine Verbindung nach unten zum GND, daher eine 0. Wäre eines deiner PMOS leitend, wäre gleichzeitig ein NMOS nicht mehr leitend und deine Verbindungsstrecke von vdd zum gnd wäre zu hnd nicht mehr offen, was eine 1 impliziert.

Du musst also immer schauen, welche Leitung führt zum Y. Kann ich alles mit GND(unten) verbinden ist es eine Null, kannst du Y mit Vdd(oben) verbinden ist es eine 1.

Ich hoffe das erklärt deine Frage.

Grüße,

Jördis ( Tutorin )
von uafjv uafjv Tutor(in) (168k Punkte)  
0 Pluspunkte 0 Minuspunkte

Kann ich die Aufgabe so auch lösen?

von uafjv uafjv Tutor(in) (168k Punkte)  
0 0
Ja. Geht so auch.

Was mich nur wundert, ist was du da mit parallel und Reihe daneben geschrieben hast. Wenn das heißen soll, dass p-MOS parallel geschaltet wird und deswegen n-MOS in Reihe ist das richtig.

Gruß,

Julian (Tutor)
...